超聲波流量計(jì)多普勒原理的探討 三十四
這些早期的PLD器件的一個(gè)共同特點(diǎn)是可以實(shí)現(xiàn)速度特性較好的邏輯功能,但由于其結(jié)構(gòu)過(guò)于簡(jiǎn)單,因此,只能用于實(shí)現(xiàn)較小規(guī)模的電路設(shè)計(jì)。
為了彌補(bǔ)這一缺陷,20世紀(jì)80年代中期,著名的可編程邏輯器件廠商Altera和Xilinx分別推出了擴(kuò)展型的復(fù)雜可編程邏輯器件(Complex ProgrammableLogic Device,CPLD)和類(lèi)似與標(biāo)準(zhǔn)門(mén)陣列的現(xiàn)場(chǎng)可編程門(mén)陣列(FieldProgrammable GateArray,FPGA)。CPLD和FPGA的功能基本相同,只是芯片的內(nèi)部原理和結(jié)構(gòu)有些差別。這兩種器件兼容了PAL和GAL器件的優(yōu)點(diǎn),具有
體系結(jié)構(gòu)靈活、邏輯資源豐富、集成度高以及適用范圍廣等特點(diǎn)可用于實(shí)現(xiàn)較大規(guī)模的電路設(shè)計(jì),編程也很靈活,所以,被廣泛應(yīng)用于產(chǎn)品的原型設(shè)計(jì)和小批量生產(chǎn)之中。幾乎所有使用PAL、GAL和中小規(guī)模通用數(shù)字集成電路的場(chǎng)合均可應(yīng)用CPLD和FPGA器件。
經(jīng)過(guò)近20年的發(fā)展,可編程邏輯器件已經(jīng)取得了長(zhǎng)足的進(jìn)步,資源更加豐富,使用越來(lái)越方便。將來(lái)的可編程邏輯器件,密度會(huì)更高、速度會(huì)更快、功耗會(huì)更低,同時(shí)還會(huì)增加更多新的功能,向著集成了可編程邏輯、CPU、存儲(chǔ)器等組件的可編程單片系統(tǒng)(System On Programmable Chip,SOPC)方向發(fā)展。
超聲波流量計(jì)