多普勒超聲波流量計(jì)的探討 四十五
(8)燒制。燒制指的是把布局布線和后仿真完成之后得到的設(shè)計(jì)裝入FPGA/CPLD芯片的過(guò)程。燒制后的FPGA/CPLD器件就是所設(shè)計(jì)的電子系統(tǒng)。
3.3.3多普勒超聲波流量計(jì)CPLD的選型及使用
CPLD在本系統(tǒng)中起的作用主要是對(duì)整個(gè)系統(tǒng)進(jìn)行全局時(shí)序控制器,并對(duì)超聲波傳播時(shí)間進(jìn)行計(jì)數(shù),這樣使整個(gè)系統(tǒng)能夠協(xié)調(diào)的運(yùn)行,同時(shí)使得DSP能專一處理流速的計(jì)算。鑒于器件性能、特點(diǎn)等綜合因素考慮,本系統(tǒng)采用ALTERA公司的MAX7000系列的EPM7128S,其內(nèi)部資源結(jié)構(gòu)如圖所示。
●以第二代多陣列矩陣為基礎(chǔ)的高性能器件:
●邏輯密度為2500個(gè)可用門(mén);
●遵守PCI規(guī)定,引腳到引腳的邏輯延時(shí)為5ns,計(jì)數(shù)器工作頻率為147.1MHZ:
●可編程功率節(jié)省模式,使每個(gè)宏單元的功耗降低到50%或更低;
●可配置的擴(kuò)展乘積項(xiàng)分配,允許向每個(gè)宏單元提供多達(dá)32個(gè)乘積項(xiàng);
●84引腳的各式封裝,3.3V或5V電源;
●可編程保密位,全面保護(hù)專利設(shè)計(jì),可編程觸發(fā)器具有單獨(dú)的清除、置位、時(shí)鐘使能控制;
超聲波流量計(jì)