超聲波流量計的開發(fā)與研制探討 五十七
(1) 超聲波流量計設(shè)計輸入
ISE的設(shè)計輸入包括使用硬件描述語言HDL、狀態(tài)圖與原理圖輸入三種方式。其中VHDL(VHSIC,Hardware Description Language,Very High Speed Integrated Circuit)設(shè)計方式是設(shè)計大規(guī)模數(shù)字集成電路的良好形式,它是由美國國防部開發(fā)的一種標準的硬件描述語言,中文就是超高速集成電路硬件描述語言,主要用于從系統(tǒng)級、算法級到門級的多種抽象層次的數(shù)字系統(tǒng)設(shè)計建模。
(2)綜合
綜合就是根據(jù)硬件描述語言所描述的電路功能,針對特定的器件,通過計算機進行優(yōu)化處理,獲得一個能滿足要求的電路設(shè)計方案。對于綜合器來說,滿足設(shè)計要求的方案可能有多個,綜合器會從中選取最優(yōu)的一個結(jié)果作為最終的電路設(shè)計方案。因此,綜合的過程也就是設(shè)計目標的優(yōu)化過程,最后獲得的結(jié)構(gòu)與綜合器的工作性能有關(guān)。
超聲波流量計